在芯片设计中如何节省功耗?

系统级:1. 采用低电压, 2,采用低频率

减少动态功耗:

1。采用MSMV技术,design划分为多个功耗区阈,不同逻辑模块处于不同的功耗区域内,由不同的电源供电。高性能部分在高电压阈,低性能部分在低电压阈。

2。 clock关断insts

3。状态保持门控技术

4。动态电压与功率调节技术

5。多采用MBFF

减少静态功耗的方法:

1。电源关断

2。采用不同Vt的cell

发表评论

公司信息

我们的芯片设计网站为读者提供芯片设计知识,公司兴趣广泛,内容涵盖芯片设计基础,到回片后的测试。也关注行业八卦。

最新文章

  • All Post
  • 综合
  • EDA工具使用
  • 芯片设计基础
  • 静态时序分析
  • 行业动态
  • 功耗分析
  • 数字电路基础
  • 数字后端
    •   Back
    • Placement
    • ECO
    • CTS
    • Routing
    • DRC&LVS
    • Floorplan

分类

Company

FAQs

Contact Us

Terms & Conditions

Privacy Policy

Features

Copyright Notice

Mailing List

Social Media Links

Help Center

Products

Sitemap

New Releases

Best Sellers

Newsletter

Help

Copyright

Privacy Policy

Mailing List

© 2024 learn-chip-design版权所有

了解 Start Learning Chip Design Here 的更多信息

立即订阅以继续阅读并访问完整档案。

继续阅读